조회 수 797 추천 수 0 댓글 0

단축키

Prev이전 문서

Next다음 문서

수정 삭제

단축키

Prev이전 문서

Next다음 문서

수정 삭제
Extra Form

Imec Reveals Sub-1nm Transistor Roadmap, 3D-Stacked CMOS 2.0 Plans

반도체 연구 회사인 Imec가 1nm 이하 실리콘/트랜지스터 로드맵을 공유했습니다. 여러 반도체 업체들과 함께 개발할 공정의 로드맵을 대략적으로 제시하고 있는데요.

 

10옹스트롱은 1nm니까 A7부터는 1nm 이하의 노드를 가리킵니다. FinFET는 3nm까지 계속되지만 2024년부터 GAA 나노시트로 바뀌며, 2nm와 0.7nm에서 포크시트를 사용합니다. 또 A5와 A2에서는 CFET와 아톰 채널 같은 획기적인 설계가 포함됩니다. 

 

H3YgU2WqwLUH59BXUYVZd9-970-80.pn.jpg

 

결국은 이게 다 돈입니다. 신형 공정은 갈수록 비싸기에 큰 다이를 통째로 비싼 새 공정으로 만드는 건 수지타산이 맞지 않습니다. 더 큰 다이를 만들기 위해서도 있지만, 칩을 나눠 구형 공정을 쓸 수 있는 부분은 빼서 가격을 낮추는 것 역시 칩렛의 목적입니다. 

 

칩렛은 칩을 나눈다고 해서 되는 게 아니라 전력 공급, I/O, 캐시 등의 기능 유닛을 분리하고 각각의 유닛에서 필요한 성능에 맞춰서 최적화를 해야 합니다. 여기에선 전력 공급을 TSV를 통해 트랜지스터 뒷면으로 빼서 데이터 연결과 전력 공급을 분리해 성능을 높이는 방법을 설명하고 있습니다. 

 

또 3D 패키징에 대한 내용도 있습니다. 캐시는 신형 공정을 써도 크기가 많이 줄어들지 않습니다. 이걸 별도의 다이로 빼서 크게 만들고 그 위에 신형 공정으로 만든 코어를 얹으면 용량을 늘리고 레이턴시도 줄일 수 있습니다. 

 

Sk4qtPu3vxJP5TXnyknoCJ.jpg

 

 

 

 

https://www.tomshardware.com/news/imec-reveals-sub-1nm-transistor-roadmap-3d-stacked-cmos-20-plans


0 0 0 0 0 0 0 0 0 0
List of Articles
번호 분류 제목 날짜 조회 수
공지 유머 🚨(뉴비필독) 전체공지 & 포인트안내 10 2024.11.04 26286
공지 이슈 URL만 붙여넣으면 끝! 임베드 기능 2025.01.21 20716
1499 정보 마이크론 2023회계연도 2분기 실적 발표 file 2023.03.30 1827
1498 정보 사파이어 래피드의 AMX를 사용해 스테이블 디퓨전 성능을 10배 향상 file 2023.03.30 1578
1497 정보 AMD/인텔 메인보드 가격이 최근 2년 반 사이에 35~40% 증가 2023.03.30 1551
1496 정보 바이든 미국 대통령, PCB 생산을 위해 국방물자생산법을 발동 2023.03.30 1710
1495 정보 인텔 데이터센터 / AI 인베스터 웨비나. 차세대 제온의 계획 file 2023.03.30 1820
1494 정보 Puget Systems의 2022년 하드웨어 동향 file 2023.03.30 1624
1493 정보 MSI A620 메인보드가 유럽에 87유로로 등록 file 2023.03.30 1523
1492 정보 지포스 RTX 4060 Ti/4060 출시일 2023.03.30 1373
1491 정보 TCL CSOT 초슬림 베젤 디스플레이 양산 중 file 2023.03.30 1432
1490 정보 화웨이 토크밴드 B7, 스마트밴드+이어셋 file 2023.03.30 2224
Board Pagination Prev 1 2 3 4 5 ... 150 Next
/ 150