조회 수 797 추천 수 0 댓글 0

단축키

Prev이전 문서

Next다음 문서

수정 삭제

단축키

Prev이전 문서

Next다음 문서

수정 삭제
Extra Form

Imec Reveals Sub-1nm Transistor Roadmap, 3D-Stacked CMOS 2.0 Plans

반도체 연구 회사인 Imec가 1nm 이하 실리콘/트랜지스터 로드맵을 공유했습니다. 여러 반도체 업체들과 함께 개발할 공정의 로드맵을 대략적으로 제시하고 있는데요.

 

10옹스트롱은 1nm니까 A7부터는 1nm 이하의 노드를 가리킵니다. FinFET는 3nm까지 계속되지만 2024년부터 GAA 나노시트로 바뀌며, 2nm와 0.7nm에서 포크시트를 사용합니다. 또 A5와 A2에서는 CFET와 아톰 채널 같은 획기적인 설계가 포함됩니다. 

 

H3YgU2WqwLUH59BXUYVZd9-970-80.pn.jpg

 

결국은 이게 다 돈입니다. 신형 공정은 갈수록 비싸기에 큰 다이를 통째로 비싼 새 공정으로 만드는 건 수지타산이 맞지 않습니다. 더 큰 다이를 만들기 위해서도 있지만, 칩을 나눠 구형 공정을 쓸 수 있는 부분은 빼서 가격을 낮추는 것 역시 칩렛의 목적입니다. 

 

칩렛은 칩을 나눈다고 해서 되는 게 아니라 전력 공급, I/O, 캐시 등의 기능 유닛을 분리하고 각각의 유닛에서 필요한 성능에 맞춰서 최적화를 해야 합니다. 여기에선 전력 공급을 TSV를 통해 트랜지스터 뒷면으로 빼서 데이터 연결과 전력 공급을 분리해 성능을 높이는 방법을 설명하고 있습니다. 

 

또 3D 패키징에 대한 내용도 있습니다. 캐시는 신형 공정을 써도 크기가 많이 줄어들지 않습니다. 이걸 별도의 다이로 빼서 크게 만들고 그 위에 신형 공정으로 만든 코어를 얹으면 용량을 늘리고 레이턴시도 줄일 수 있습니다. 

 

Sk4qtPu3vxJP5TXnyknoCJ.jpg

 

 

 

 

https://www.tomshardware.com/news/imec-reveals-sub-1nm-transistor-roadmap-3d-stacked-cmos-20-plans


0 1 0 0 0 1 0 0 0 0
List of Articles
번호 분류 제목 날짜 조회 수
공지 유머 🚨(뉴비필독) 전체공지 & 포인트안내 10 2024.11.04 26271
공지 이슈 URL만 붙여넣으면 끝! 임베드 기능 2025.01.21 20688
1499 정보 KISA, 신규 악성코드 위협 공지...SKT 내부 서버에서 ‘BPF도어’ 악성코드 변종 8종 추... 2025.05.10 616
1498 정보 MS가 인텔 18A 공정 계약을 체결? 1 file 2025.05.10 615
1497 정보 블루투스 6.1 발표. 전력 효율과 보안 향상 file 2025.05.10 634
1496 정보 중국 Hygon, 128코어 512스레드의 서버 프로세서 로드맵 공개 file 2025.05.10 597
1495 정보 인텔, 컴퓨텍스에서 아크 프로 B60 24GB를 발표? file 2025.05.10 643
1494 정보 듀얼GPU LSFG 후기모음 퀘존10개+PICE3.0*4정보추가 1 file 2025.02.21 4743
1493 정보 DDR5 메모리가 온다이 ECC 에러정보 교정한다고?? file 2024.12.22 128
1492 정보 제미나이 2.0 출시: 에이전트 시대를 위한 구글의 새로운 AI 모델 file 2024.12.12 84
1491 정보 N95, N100 단순 성능만 따져서 제품 비교 (추천ㄴ, 단순비교) file 2024.12.10 202
1490 정보 ip 확인 사이트 (ifconfig.kr) file 2024.12.08 92
Board Pagination Prev 1 2 3 4 5 ... 150 Next
/ 150