단축키

Prev이전 문서

Next다음 문서

단축키

Prev이전 문서

Next다음 문서

Extra Form

무어(Moore)의 법칙은 느려지는데 클라우드 데이터 센터의 성능 요구는 지속적으로 증가함.

​CPU 개발자들은 설정되어 있는 비용의 제약에 직면함과 동시에 소켓 당 최대 성능을 제공하기 위해 설계를 고심하고 있음. 

 

세미 어널리시스(Semi Analysis)에 따르면 암드의 에픽 '베르가모' 는 젠 4와 본질적으로 동일한 기능 묶음을 유지하​는 미세 구조로써

​특수한 맞춤형 젠 4c 미세 구조를 기반으로 ​코어 크기 요구 사항을 절반으로 줄이는 ​업계 최초의 x86 클라우드 네이티브 CPU.

 

96 코어 에픽 '제노아' CPU 와 동일한 소켓 SP5에 장착되는 에픽 '베르가모' 프로세서는 128개의 코어를 장착하며  

제노아와 유사한 12채널 DDR5-4800 메모리 서브 시스템과 동일한 I/O 다이(코드명 플로이드)를 사용.

128개의 PCIe Gen5 레인 및 기타 SP5 제품의 특성도 갖추고 있음. 

 

클라우드 네이티브 시스템 온 칩(SoC)인 베르가모의 설계는 암페어, 아마존, 구글 및 마소의 새로운 Arm 기반 데이터 센터 등급 SoC 에 

어느 정도 대응하므로 효율성, 전력 사용량, 다이 크기, 코어 당 최대 성능을 제공하는 것 뿐만 아니라 

낮은 총 소유 비용(TCO)을 제공.

Row 0 - Cell 0 EPYC 9654 EPYC 9754 EPYC 9734
Design Genoa Bergamo Bergamo
Microarchitecture Zen 4/Persephone Zen 4c/Dionysus Zen 4c/Dionysus
Cores/Threads 96/192 128/256 112/224
L1i Cache 32KB 32KB 32KB
L1d Cache 32KB 32KB 32KB
L2 Cache 1MB 1MB 1MB
Total L2 Cache 96MB 128MB 112MB
L3 Cache per CCX 32MB 16MB 16MB
Total L3 Cache 384MB 256MB 256MB
CCD Durango Vindhya Vindhya
CCD Count 12 8 8
CCX per CCD 1 2 2
Cores per CCD 8 16 14
I/O Die Floyd Floyd Floyd
Memory Channels 12 12 12
Rated Memory Speed DDR5-4800 DDR5-4800 DDR5-4800
Memory Bandwidth 460.8 GB/s 460.8 GB/s 460.8 GB/s
PCIe 5.0 Lanes 128 128 128
TDP/Max TDP 360W/400W 360W/400W 360W/400W
Socket SP5 SP5 SP5
Scalability 2P 2P 2P

On the microarchitecture level, Zen 4c retains the same design as Zen 4, including identical features and instructions-per-clock-performance, but they are configured and implemented in a drastically different way, SemiAnalysis claims.  When it comes to Zen 4c 'Dionysus' cores, they are about 35.4% smaller compared to Zen 4 'Persephone' cores, according to SemiAnalysis. To achieve this, AMD had to implement a number of design tricks. The analysts believe: 

 
 
  • It reduced boost clock targets from 3.70 GHz to 3.10 GHz. This made timing closure simpler and decreased the need for extra buffer cells to meet relaxed timing constraints. Today's designs are often constrained by routing density and congestion, so lowering  frequency allows for tighter packing of signal pathways, enhancing the density of standard cells.
  • It lowered the number of physical partitions of a die and packed logic closer together, which made debugging and introducing fixes harder but reduced die size.
  • It used denser 6T dual-port SRAM cells for Zen 4c as opposed to 8T dual-port SRAM circuits for Zen 4 to reduce SRAM area. As a result, while Zen 4 and Zen 4c cores have similar L1 and L2 cache sizes, the area used by caches in case of Zen 4c is lower, but these caches also are not as fast as those inside Zen 4. 
  • Finally, it removed through-silicon vias (TSVs) arrays for 3D V-Cache, to further save silicon. 

These were not the only methods of die area reduction used by AMD. According to SemiAnalysis, AMD's Bergamo is based on eight Vindhya core complex dies (CCDs) that pack 16 Zen 4c cores (up from eight Zen 4 cores per CCD) — which is justified as cores got smaller, but which also impacts clock speed potential. Each CCD also features two eight-core core complexes (CCX) and 32MB of L3 cache, or 16MB per CCX. By contrast, each Zen 4 CCX has 32MB of L2, which greatly increases its size compared to Zen 4c CCX. 

Overall, we could say that AMD's Zen 4c and Bergamo make design trajectory shift as the company needed to fit 128 Zen 4-class cores into the same 360W – 400W power envelope as Genoa. Reduced frequency targets, usage of denser SRAM cells, and cutting L3 per CCX in half certainly enabled AMD to increase its core count, but how that impacted per-core performance is something that we will still have to find out.

 

SemiAnalysis says that AMD is preparing to launch two Bergamo processors later this month: the 128-core EPYC 9754 and its slightly cut-down sibling, the 112-core EPYC 9734. Given that operators of exascale datacenters tend to have specific requirements for their deployments, we can only wonder how many custom and semi-custom Bergamo offerings AMD will eventuall produce, but for now two models are set to be introduced already next week.
 


0 0 2 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0
List of Articles
번호 분류 제목 글쓴이 조회 수 날짜
공지 뉴스 구글 최신 뉴스 file 덕후냥이 1425 2024.12.12
공지 🚨(뉴비필독) 전체공지 & 포인트안내 8 file 무명의덕질 25990 2024.11.04
공지 URL만 붙여넣으면 끝! 임베드 기능 무명의덕질 20471 2025.01.21
10642 일반 윈도우10이 곧 지원 종료 예정 (윈도우11 PowerToys 설치해보세) file 덕후냥이 387 2025.06.10
10641 일반 윈도우에서 바로가기 버튼으로 모니터 화면 자동 전환(가로/세로) 방법 덕후냥이 523 2025.06.05
10640 일반 아 진짜 요새 SKT 해킹 뭐시기 때문에 신경 쓰여 죽겠어 ㅠㅠ 2 덕후냥이 276 2025.05.20
10639 일반 저렴한 중국산 외장 SSD의 실체 file 덕후냥이 547 2025.05.17
10638 일반 인텔 애로우레이크의 CPU 내부 다이 모습 file 덕후냥이 626 2025.05.10
10637 일반 스카이프, 오늘 서비스 종료 file 덕후냥이 629 2025.05.10
10636 일반 SKT "보상 시 고객도 입증책임" file 덕후냥이 648 2025.05.10
10635 정보 KISA, 신규 악성코드 위협 공지...SKT 내부 서버에서 ‘BPF도어’ 악성코드 변종 8종 추... 덕후냥이 610 2025.05.10
10634 일반 “SK하이닉스 내부자에 뚫렸다” 中이직 앞두고 1만여건 기술 유출 file 덕후냥이 590 2025.05.10
10633 일반 기가바이트, 12년만에 메인보드에 새로운 기능을 추가 file 덕후냥이 614 2025.05.10
10632 일반 SKT “위약금 면제 시 수백만명 해지… 분위기 휩쓸려 시장 대혼란” file 덕후냥이 610 2025.05.10
10631 일반 CUDA 툴킷, 맥스웰, 파스칼, 볼타 지원 중단 덕후냥이 627 2025.05.10
10630 일반 그래픽카드를 활용한 암호 해독 벤치마크 file 덕후냥이 616 2025.05.10
10629 일반 애즈락 X870 스틸 레전드 메인보드에서 라이젠 9 9950X CPU가 사망 file 덕후냥이 610 2025.05.10
10628 일반 코어 울트라 200 메인보드, PCIe 5.0 M.2 성능 제한이 있음 file 덕후냥이 584 2025.05.10
10627 일반 시게이트, 2030년까지 100TB 하드디스크 출시 file 덕후냥이 600 2025.05.10
10626 정보 MS가 인텔 18A 공정 계약을 체결? 1 file 덕후냥이 612 2025.05.10
10625 정보 블루투스 6.1 발표. 전력 효율과 보안 향상 file 덕후냥이 631 2025.05.10
10624 정보 중국 Hygon, 128코어 512스레드의 서버 프로세서 로드맵 공개 file 덕후냥이 593 2025.05.10
10623 정보 인텔, 컴퓨텍스에서 아크 프로 B60 24GB를 발표? file 덕후냥이 640 2025.05.10
Board Pagination Prev 1 2 3 4 5 ... 533 Next
/ 533