본문 바로가기

단축키

Prev이전 문서

Next다음 문서

단축키

Prev이전 문서

Next다음 문서

무어(Moore)의 법칙은 느려지는데 클라우드 데이터 센터의 성능 요구는 지속적으로 증가함.

​CPU 개발자들은 설정되어 있는 비용의 제약에 직면함과 동시에 소켓 당 최대 성능을 제공하기 위해 설계를 고심하고 있음. 

 

세미 어널리시스(Semi Analysis)에 따르면 암드의 에픽 '베르가모' 는 젠 4와 본질적으로 동일한 기능 묶음을 유지하​는 미세 구조로써

​특수한 맞춤형 젠 4c 미세 구조를 기반으로 ​코어 크기 요구 사항을 절반으로 줄이는 ​업계 최초의 x86 클라우드 네이티브 CPU.

 

96 코어 에픽 '제노아' CPU 와 동일한 소켓 SP5에 장착되는 에픽 '베르가모' 프로세서는 128개의 코어를 장착하며  

제노아와 유사한 12채널 DDR5-4800 메모리 서브 시스템과 동일한 I/O 다이(코드명 플로이드)를 사용.

128개의 PCIe Gen5 레인 및 기타 SP5 제품의 특성도 갖추고 있음. 

 

클라우드 네이티브 시스템 온 칩(SoC)인 베르가모의 설계는 암페어, 아마존, 구글 및 마소의 새로운 Arm 기반 데이터 센터 등급 SoC 에 

어느 정도 대응하므로 효율성, 전력 사용량, 다이 크기, 코어 당 최대 성능을 제공하는 것 뿐만 아니라 

낮은 총 소유 비용(TCO)을 제공.

Row 0 - Cell 0 EPYC 9654 EPYC 9754 EPYC 9734
Design Genoa Bergamo Bergamo
Microarchitecture Zen 4/Persephone Zen 4c/Dionysus Zen 4c/Dionysus
Cores/Threads 96/192 128/256 112/224
L1i Cache 32KB 32KB 32KB
L1d Cache 32KB 32KB 32KB
L2 Cache 1MB 1MB 1MB
Total L2 Cache 96MB 128MB 112MB
L3 Cache per CCX 32MB 16MB 16MB
Total L3 Cache 384MB 256MB 256MB
CCD Durango Vindhya Vindhya
CCD Count 12 8 8
CCX per CCD 1 2 2
Cores per CCD 8 16 14
I/O Die Floyd Floyd Floyd
Memory Channels 12 12 12
Rated Memory Speed DDR5-4800 DDR5-4800 DDR5-4800
Memory Bandwidth 460.8 GB/s 460.8 GB/s 460.8 GB/s
PCIe 5.0 Lanes 128 128 128
TDP/Max TDP 360W/400W 360W/400W 360W/400W
Socket SP5 SP5 SP5
Scalability 2P 2P 2P

On the microarchitecture level, Zen 4c retains the same design as Zen 4, including identical features and instructions-per-clock-performance, but they are configured and implemented in a drastically different way, SemiAnalysis claims.  When it comes to Zen 4c 'Dionysus' cores, they are about 35.4% smaller compared to Zen 4 'Persephone' cores, according to SemiAnalysis. To achieve this, AMD had to implement a number of design tricks. The analysts believe: 

 
 
  • It reduced boost clock targets from 3.70 GHz to 3.10 GHz. This made timing closure simpler and decreased the need for extra buffer cells to meet relaxed timing constraints. Today's designs are often constrained by routing density and congestion, so lowering  frequency allows for tighter packing of signal pathways, enhancing the density of standard cells.
  • It lowered the number of physical partitions of a die and packed logic closer together, which made debugging and introducing fixes harder but reduced die size.
  • It used denser 6T dual-port SRAM cells for Zen 4c as opposed to 8T dual-port SRAM circuits for Zen 4 to reduce SRAM area. As a result, while Zen 4 and Zen 4c cores have similar L1 and L2 cache sizes, the area used by caches in case of Zen 4c is lower, but these caches also are not as fast as those inside Zen 4. 
  • Finally, it removed through-silicon vias (TSVs) arrays for 3D V-Cache, to further save silicon. 

These were not the only methods of die area reduction used by AMD. According to SemiAnalysis, AMD's Bergamo is based on eight Vindhya core complex dies (CCDs) that pack 16 Zen 4c cores (up from eight Zen 4 cores per CCD) — which is justified as cores got smaller, but which also impacts clock speed potential. Each CCD also features two eight-core core complexes (CCX) and 32MB of L3 cache, or 16MB per CCX. By contrast, each Zen 4 CCX has 32MB of L2, which greatly increases its size compared to Zen 4c CCX. 

Overall, we could say that AMD's Zen 4c and Bergamo make design trajectory shift as the company needed to fit 128 Zen 4-class cores into the same 360W – 400W power envelope as Genoa. Reduced frequency targets, usage of denser SRAM cells, and cutting L3 per CCX in half certainly enabled AMD to increase its core count, but how that impacted per-core performance is something that we will still have to find out.

 

SemiAnalysis says that AMD is preparing to launch two Bergamo processors later this month: the 128-core EPYC 9754 and its slightly cut-down sibling, the 112-core EPYC 9734. Given that operators of exascale datacenters tend to have specific requirements for their deployments, we can only wonder how many custom and semi-custom Bergamo offerings AMD will eventuall produce, but for now two models are set to be introduced already next week.
 




List of Articles
번호 분류 제목 글쓴이 조회 수 날짜
공지 덕질 공통 이용규칙 및 안내 (업데이트중+ 2024-04-13) 😀컴덕824 5289 2024.04.14
공지 1000P를 모으면 다이소 상품권 1000원을 신청할 수 있습니다. file Private 5261 2024.02.14
5309 질문 램 16기가짜리 2개 사려는데 1 😀컴덕1321 27 2024.06.01
5308 질문 100w 충전기로 문제 안생길까요?? 😀컴덕1842 9 2024.06.01
5307 해외직구 합산과세 질문드립니다. 1 😀컴덕554 20 2024.06.01
5306 일반 루머)AMD가 라이젠 9000시리즈에서 TDP를 다시 내린다네? file 😀컴덕579 20 2024.06.01
5305 일반 윈도우11 크롬 쓰시는분들 속보 file 😀컴덕199 21 2024.06.01
5304 일반 마이크로소프트 엣지, 무료 VPN 제공 file 😀컴덕866 10 2024.06.01
5303 일반 AMD, 인텔 시원하게 앞질렀다! 라이젠5 5600 file 😀컴덕566 28 2024.05.20
5302 일반 PC MS, 소형언어모델 '파이-3 미니' 출시 😀컴덕102 16 2024.05.20
5301 일반 그래픽카드 가성비 비교표 5월 ( 반격의 AMD !!) 영상 file 😀컴덕433 17 2024.05.20
5300 일반 구글, 크로미움에서 서드파티 쿠키 퇴출 2025년으로 또 다시 연기 😀컴덕171 21 2024.05.20
5299 일반 일론 머스크의 AI 기업 'xAI' 8조원 규모 투자 유치 😀컴덕275 15 2024.05.20
5298 일반 PC [MSI 메인보드 사용기]x670e 토마호크 와이파이 file 😀컴덕034 20 2024.05.20
5297 일반 소울시커 Soul Seeker님의 인텔 불량 테스트 2 (14900K) / 인텔의 표리부동, 사실상 13,14세대 손절? 아 욕... file 😀컴덕035 29 2024.05.20
5296 운영체제 PC 구글, 검색시장 점유율 4월 기준 전년 동월 대비 약 2% 하락 😀컴덕024 12 2024.05.20
5295 일반 MSI.인텔 13/14세대 안정 바이오스 업데이트 file 😀컴덕579 18 2024.05.20
5294 일반 라이젠 7800X3D vs 라이젠 7600!! 이길수 있을까 7600이?ㅋㅋㅋ file 😀컴덕438 21 2024.05.20
5293 일반 HBM 메모리 성장률, 2024년 200% ... 2025년 400% 전망 😀컴덕424 20 2024.05.20
5292 운영체제 MS, 윈도우 10에서 윈도우 11 23H2 버전으로 바로 업그레이드 지원 😀컴덕172 17 2024.05.20
5291 일반 대만 지진 여파로 올 2분기 DRAM 가격 13~18%, 낸드 가격 15~20% 상승 전망 😀컴덕762 17 2024.05.20
5290 일반 구글, 연례개발자회의 '구글 I/O' 통해 '제미나이 1.5' 대규모 업데이트 발표 ... 검색... file 😀컴덕887 14 2024.05.20
목록
Board Pagination Prev 1 2 3 4 5 6 7 8 9 10 ... 266 Next
/ 266