본문 바로가기

단축키

Prev이전 문서

Next다음 문서

단축키

Prev이전 문서

Next다음 문서

무어(Moore)의 법칙은 느려지는데 클라우드 데이터 센터의 성능 요구는 지속적으로 증가함.

​CPU 개발자들은 설정되어 있는 비용의 제약에 직면함과 동시에 소켓 당 최대 성능을 제공하기 위해 설계를 고심하고 있음. 

 

세미 어널리시스(Semi Analysis)에 따르면 암드의 에픽 '베르가모' 는 젠 4와 본질적으로 동일한 기능 묶음을 유지하​는 미세 구조로써

​특수한 맞춤형 젠 4c 미세 구조를 기반으로 ​코어 크기 요구 사항을 절반으로 줄이는 ​업계 최초의 x86 클라우드 네이티브 CPU.

 

96 코어 에픽 '제노아' CPU 와 동일한 소켓 SP5에 장착되는 에픽 '베르가모' 프로세서는 128개의 코어를 장착하며  

제노아와 유사한 12채널 DDR5-4800 메모리 서브 시스템과 동일한 I/O 다이(코드명 플로이드)를 사용.

128개의 PCIe Gen5 레인 및 기타 SP5 제품의 특성도 갖추고 있음. 

 

클라우드 네이티브 시스템 온 칩(SoC)인 베르가모의 설계는 암페어, 아마존, 구글 및 마소의 새로운 Arm 기반 데이터 센터 등급 SoC 에 

어느 정도 대응하므로 효율성, 전력 사용량, 다이 크기, 코어 당 최대 성능을 제공하는 것 뿐만 아니라 

낮은 총 소유 비용(TCO)을 제공.

Row 0 - Cell 0 EPYC 9654 EPYC 9754 EPYC 9734
Design Genoa Bergamo Bergamo
Microarchitecture Zen 4/Persephone Zen 4c/Dionysus Zen 4c/Dionysus
Cores/Threads 96/192 128/256 112/224
L1i Cache 32KB 32KB 32KB
L1d Cache 32KB 32KB 32KB
L2 Cache 1MB 1MB 1MB
Total L2 Cache 96MB 128MB 112MB
L3 Cache per CCX 32MB 16MB 16MB
Total L3 Cache 384MB 256MB 256MB
CCD Durango Vindhya Vindhya
CCD Count 12 8 8
CCX per CCD 1 2 2
Cores per CCD 8 16 14
I/O Die Floyd Floyd Floyd
Memory Channels 12 12 12
Rated Memory Speed DDR5-4800 DDR5-4800 DDR5-4800
Memory Bandwidth 460.8 GB/s 460.8 GB/s 460.8 GB/s
PCIe 5.0 Lanes 128 128 128
TDP/Max TDP 360W/400W 360W/400W 360W/400W
Socket SP5 SP5 SP5
Scalability 2P 2P 2P

On the microarchitecture level, Zen 4c retains the same design as Zen 4, including identical features and instructions-per-clock-performance, but they are configured and implemented in a drastically different way, SemiAnalysis claims.  When it comes to Zen 4c 'Dionysus' cores, they are about 35.4% smaller compared to Zen 4 'Persephone' cores, according to SemiAnalysis. To achieve this, AMD had to implement a number of design tricks. The analysts believe: 

 
 
  • It reduced boost clock targets from 3.70 GHz to 3.10 GHz. This made timing closure simpler and decreased the need for extra buffer cells to meet relaxed timing constraints. Today's designs are often constrained by routing density and congestion, so lowering  frequency allows for tighter packing of signal pathways, enhancing the density of standard cells.
  • It lowered the number of physical partitions of a die and packed logic closer together, which made debugging and introducing fixes harder but reduced die size.
  • It used denser 6T dual-port SRAM cells for Zen 4c as opposed to 8T dual-port SRAM circuits for Zen 4 to reduce SRAM area. As a result, while Zen 4 and Zen 4c cores have similar L1 and L2 cache sizes, the area used by caches in case of Zen 4c is lower, but these caches also are not as fast as those inside Zen 4. 
  • Finally, it removed through-silicon vias (TSVs) arrays for 3D V-Cache, to further save silicon. 

These were not the only methods of die area reduction used by AMD. According to SemiAnalysis, AMD's Bergamo is based on eight Vindhya core complex dies (CCDs) that pack 16 Zen 4c cores (up from eight Zen 4 cores per CCD) — which is justified as cores got smaller, but which also impacts clock speed potential. Each CCD also features two eight-core core complexes (CCX) and 32MB of L3 cache, or 16MB per CCX. By contrast, each Zen 4 CCX has 32MB of L2, which greatly increases its size compared to Zen 4c CCX. 

Overall, we could say that AMD's Zen 4c and Bergamo make design trajectory shift as the company needed to fit 128 Zen 4-class cores into the same 360W – 400W power envelope as Genoa. Reduced frequency targets, usage of denser SRAM cells, and cutting L3 per CCX in half certainly enabled AMD to increase its core count, but how that impacted per-core performance is something that we will still have to find out.

 

SemiAnalysis says that AMD is preparing to launch two Bergamo processors later this month: the 128-core EPYC 9754 and its slightly cut-down sibling, the 112-core EPYC 9734. Given that operators of exascale datacenters tend to have specific requirements for their deployments, we can only wonder how many custom and semi-custom Bergamo offerings AMD will eventuall produce, but for now two models are set to be introduced already next week.
 




List of Articles
번호 분류 제목 글쓴이 조회 수 날짜
공지 덕질 공통 이용규칙 및 안내 (업데이트중+ 2024-04-13) 😀컴덕824 3911 2024.04.14
공지 1000P를 모으면 다이소 상품권 1000원을 신청할 수 있습니다. file Private 4975 2024.02.14
344 정보/소식 가성비 있는 게이밍 PC를 위한 프로세서! Intel Core i5-14400F file 😀컴덕074 10 2024.05.20
343 정보/소식 중국산 미니PC 주의 비밀번호 터는 '악성코드' 심어 판매 역시 중국은 의심해봐야 돼 file 😀컴덕510 322 2024.04.06
342 정보/소식 펌) 점보 프레임뽕이 와서 과연 유용한가 테스트를 해보았습니다 😀컴덕814 419 2024.04.06
341 정보/소식 ASUS Tornado TUF-AX3000v2 분해, MU-MIMO 및 1G 병목 현상 file 😀컴덕440 313 2024.02.08
340 정보/소식 ASUS TUF-AX3000V2 2.5G 네트워크 포트는 WAN 포트로만 사용할 수 있습니다 file 😀컴덕209 266 2024.02.08
339 정보/소식 ASUS GT-AX6000 소형 패킷 포워딩 성능 테스트, USB 포트, D포인트 충족 file 😀컴덕927 325 2024.02.07
338 정보/소식 Xiaomi 13 Pro 및 7TR13090을 사용하여 MLO 효과 측정 file 😀컴덕491 305 2024.02.07
337 정보/소식 ASUS GT-AX6000 및 XDR6080 무선 비교 테스트 file 😀컴덕853 321 2024.02.07
336 정보/소식 TP-LINK BE5100 7DR5130 분해, 새로운 6nm 칩 file 😀컴덕262 308 2024.02.07
335 정보/소식 코어 i9-14900T의 긱벤치 성능 file 😀컴덕106 315 2024.02.07
334 정보/소식 애즈락, AMD 7nm FP6 모바일 프로세서 탑재 메인보드 발표 file 😀컴덕153 645 2024.01.15
333 정보/소식 NVIDIA의 중국 시장 AI 프로세서 판매량이 줄어들 듯 😀컴덕554 690 2024.01.15
332 정보/소식 라이젠 8000G, 스위트 스팟은 DDR5-6000 메모리 file 😀컴덕078 664 2024.01.15
331 정보/소식 지포스 RTX 4090D, 4090보다 6% 느림 file 😀컴덕223 629 2024.01.15
330 정보/소식 세계 최초 DP 2.1 UHBR20 탑재 OLED 게이밍 모니터 file 😀컴덕566 670 2024.01.15
329 정보/소식 중국 대신 인도 회사가 NVIDiA AI GPU를 대량 구매 😀컴덕257 713 2024.01.15
328 정보/소식 AMD 라이젠 9 7940HX 5.2GHz 프로세서 file 😀컴덕002 681 2024.01.15
327 정보/소식 피닉스 2 다이의 라이젠 8000G, PCIe 대역폭 제한 file 😀컴덕660 622 2024.01.15
326 정보/소식 글로벌 웹사이트 전세계 순위 (정확함) 😀컴덕104 601 2024.01.15
325 정보/소식 엔비디아, '지포스 RTX 4000 슈퍼 GPU 라인업' 슬라이드 유출(사양 및 출시 가격 공식 확인) file 😀컴덕536 323 2024.01.09
목록
Board Pagination Prev 1 2 3 4 5 6 7 8 9 10 ... 18 Next
/ 18