본문 바로가기

단축키

Prev이전 문서

Next다음 문서

단축키

Prev이전 문서

Next다음 문서

무어(Moore)의 법칙은 느려지는데 클라우드 데이터 센터의 성능 요구는 지속적으로 증가함.

​CPU 개발자들은 설정되어 있는 비용의 제약에 직면함과 동시에 소켓 당 최대 성능을 제공하기 위해 설계를 고심하고 있음. 

 

세미 어널리시스(Semi Analysis)에 따르면 암드의 에픽 '베르가모' 는 젠 4와 본질적으로 동일한 기능 묶음을 유지하​는 미세 구조로써

​특수한 맞춤형 젠 4c 미세 구조를 기반으로 ​코어 크기 요구 사항을 절반으로 줄이는 ​업계 최초의 x86 클라우드 네이티브 CPU.

 

96 코어 에픽 '제노아' CPU 와 동일한 소켓 SP5에 장착되는 에픽 '베르가모' 프로세서는 128개의 코어를 장착하며  

제노아와 유사한 12채널 DDR5-4800 메모리 서브 시스템과 동일한 I/O 다이(코드명 플로이드)를 사용.

128개의 PCIe Gen5 레인 및 기타 SP5 제품의 특성도 갖추고 있음. 

 

클라우드 네이티브 시스템 온 칩(SoC)인 베르가모의 설계는 암페어, 아마존, 구글 및 마소의 새로운 Arm 기반 데이터 센터 등급 SoC 에 

어느 정도 대응하므로 효율성, 전력 사용량, 다이 크기, 코어 당 최대 성능을 제공하는 것 뿐만 아니라 

낮은 총 소유 비용(TCO)을 제공.

Row 0 - Cell 0 EPYC 9654 EPYC 9754 EPYC 9734
Design Genoa Bergamo Bergamo
Microarchitecture Zen 4/Persephone Zen 4c/Dionysus Zen 4c/Dionysus
Cores/Threads 96/192 128/256 112/224
L1i Cache 32KB 32KB 32KB
L1d Cache 32KB 32KB 32KB
L2 Cache 1MB 1MB 1MB
Total L2 Cache 96MB 128MB 112MB
L3 Cache per CCX 32MB 16MB 16MB
Total L3 Cache 384MB 256MB 256MB
CCD Durango Vindhya Vindhya
CCD Count 12 8 8
CCX per CCD 1 2 2
Cores per CCD 8 16 14
I/O Die Floyd Floyd Floyd
Memory Channels 12 12 12
Rated Memory Speed DDR5-4800 DDR5-4800 DDR5-4800
Memory Bandwidth 460.8 GB/s 460.8 GB/s 460.8 GB/s
PCIe 5.0 Lanes 128 128 128
TDP/Max TDP 360W/400W 360W/400W 360W/400W
Socket SP5 SP5 SP5
Scalability 2P 2P 2P

On the microarchitecture level, Zen 4c retains the same design as Zen 4, including identical features and instructions-per-clock-performance, but they are configured and implemented in a drastically different way, SemiAnalysis claims.  When it comes to Zen 4c 'Dionysus' cores, they are about 35.4% smaller compared to Zen 4 'Persephone' cores, according to SemiAnalysis. To achieve this, AMD had to implement a number of design tricks. The analysts believe: 

 
 
  • It reduced boost clock targets from 3.70 GHz to 3.10 GHz. This made timing closure simpler and decreased the need for extra buffer cells to meet relaxed timing constraints. Today's designs are often constrained by routing density and congestion, so lowering  frequency allows for tighter packing of signal pathways, enhancing the density of standard cells.
  • It lowered the number of physical partitions of a die and packed logic closer together, which made debugging and introducing fixes harder but reduced die size.
  • It used denser 6T dual-port SRAM cells for Zen 4c as opposed to 8T dual-port SRAM circuits for Zen 4 to reduce SRAM area. As a result, while Zen 4 and Zen 4c cores have similar L1 and L2 cache sizes, the area used by caches in case of Zen 4c is lower, but these caches also are not as fast as those inside Zen 4. 
  • Finally, it removed through-silicon vias (TSVs) arrays for 3D V-Cache, to further save silicon. 

These were not the only methods of die area reduction used by AMD. According to SemiAnalysis, AMD's Bergamo is based on eight Vindhya core complex dies (CCDs) that pack 16 Zen 4c cores (up from eight Zen 4 cores per CCD) — which is justified as cores got smaller, but which also impacts clock speed potential. Each CCD also features two eight-core core complexes (CCX) and 32MB of L3 cache, or 16MB per CCX. By contrast, each Zen 4 CCX has 32MB of L2, which greatly increases its size compared to Zen 4c CCX. 

Overall, we could say that AMD's Zen 4c and Bergamo make design trajectory shift as the company needed to fit 128 Zen 4-class cores into the same 360W – 400W power envelope as Genoa. Reduced frequency targets, usage of denser SRAM cells, and cutting L3 per CCX in half certainly enabled AMD to increase its core count, but how that impacted per-core performance is something that we will still have to find out.

 

SemiAnalysis says that AMD is preparing to launch two Bergamo processors later this month: the 128-core EPYC 9754 and its slightly cut-down sibling, the 112-core EPYC 9734. Given that operators of exascale datacenters tend to have specific requirements for their deployments, we can only wonder how many custom and semi-custom Bergamo offerings AMD will eventuall produce, but for now two models are set to be introduced already next week.
 




List of Articles
번호 분류 제목 글쓴이 조회 수 날짜
공지 덕질 공통 이용규칙 및 안내 (업데이트중+ 2024-04-13) 😀컴덕824 5122 2024.04.14
공지 1000P를 모으면 다이소 상품권 1000원을 신청할 수 있습니다. file Private 5116 2024.02.14
344 정보/소식 ppt도 ai로 쉽게 #chatgp #ai #ai툴 #ai자동화 #과제 #숙제 #인공지능 #챗gpt file 😀익명309 3300 2023.04.28
343 정보/소식 인텔 코어 i3-14100, i5-14600이 긱벤치에 등록 😀컴덕451 3294 2023.10.22
342 정보/소식 글을 영상으로 만들어주는 AI 툴 5가지 ( Text to Video AI🎥) file 😀익명596 3266 2023.04.28
341 정보/소식 리눅스 드라이버에서 AMD RDNA3 리프레시가 발견 file 😀컴덕238 3233 2023.10.22
340 정보/소식 SK하이닉스, ‘OCP 글로벌 서밋 2023’서 AI 혁신 이끌 차세대 메모리 솔루션 선봬 file 😀컴덕532 3212 2023.10.22
339 정보/소식 삼성, HBM3E 메모리와 32Gb DDR5 등을 공개 file 😀컴덕801 3163 2023.10.22
338 정보/소식 인텔, 이스라엘 비난 발언을 이유로 웹 서밋에서 탈퇴 😀컴덕864 3097 2023.10.22
337 정보/소식 미국의 수출 제한으로 중국에서 4090 가격이 2배로 상승 😀컴덕107 3089 2023.10.22
336 정보/소식 스레드리퍼 스톰 픽의 시네벤치 R23 점수 공개 file 😀컴덕079 3042 2023.10.22
335 정보/소식 라이젠 9 8950X, 시네벤치에서 14900K보다 높은 성능 file 😀컴덕519 3008 2023.10.22
334 정보/소식 삼성, 내년에 3백단 이상의 낸드 플래시 메모리를 양산 😀컴덕915 2987 2023.10.22
333 정보/소식 무어스레드, S90과 S4000 GPU 준비 중 😀컴덕263 2951 2023.10.22
332 정보/소식 AMD, 중국 직원 15%를 해고 😀컴덕919 2826 2023.10.22
331 정보/소식 Zero ASIC, 빠르고 간단하게 칩렛 ASIC를 설계하는 플랫폼 file 😀컴덕524 2603 2023.10.20
330 정보/소식 AMD, 3rd RDNA의 하이엔드 모바일 GPU인 '라데온 RX 7900M' 모바일 GPU 공식 출시 발표! file 😀컴덕105 2499 2023.10.20
329 정보/소식 미국, NVIDIA A800/H800의 중국 수출을 금지 😀컴덕356 2496 2023.10.20
328 정보/소식 AMD 5세대 'RYZEN THREADRIPPER(라이젠 스레드리퍼)' 워크스테이션 CPU 세부 제원 file 😀컴덕595 2454 2023.10.20
327 정보/소식 AMD, 라데온 7000(RX & W) GPU용 ROCm(5.7) 및 PyTorch(파이토치) 지원 리눅스 드라이버 발표 file 😀컴덕443 2423 2023.10.20
326 정보/소식 AMD, 라이젠 스레드리퍼 7000WX 시리즈를 발표 file 😀컴덕172 2387 2023.10.20
325 정보/소식 마이크론 7500 시리즈 데이터센터용 PCIe 4.0 SSD file 😀컴덕564 2386 2023.10.18
목록
Board Pagination Prev 1 2 3 4 5 6 7 8 9 10 ... 18 Next
/ 18